אמד יכול לתקן בעיות זיכרון אפיק רומא באמצעות מתערב
תוכן עניינים:
AMD חזרה לתחרותיות בשוק מרכזי הנתונים עם המעבדים העסקיים שלה EPYC, שהם מודולים של עד ארבעה מערכי צפלין 8 ליבות. לכל מערך יש גשר צפוני מובנה משלו, השולט בזיכרון DDR4 דו-ערוצי ובמתחם שורש PCI-Express gen 3.0 בעל 32 כיוונים. ביישומים הדורשים שימוש כבד ברוחב הפס של הזיכרון, גישה זיכרון לא מקומית זו מציגה צווארי בקבוק עיצוביים אשר יטופלו ברומא החדשה.
ל- AMD EPYC רומא יהיה עיצוב זיכרון מונוליטי
משפחת המעבדים Ryzen Threadripper WX מבליטה רבים מצוואר הבקבוק הללו: במקרה של יישומי קידוד וידיאו הדורשים זיכרון רב, טיפות ביצועים נתפסות כמערכים ללא גישה ישירה ל- I / O חסרת רוחב של פס זיכרון. הפיתרון של AMD לבעיה זו הוא לתכנן את מתות ה- CPU עם נכות ברידג '. נוכל ליישם פתרון זה במעבדי ה- EPYC מהדור השני הבא, המכונה " רומא ".
אנו ממליצים לקרוא את המאמר שלנו על סקירה של AMD Ryzen Threadripper 2990WX בספרדית
הדורשים הבאים של ה- AMM של AMD עשויים לראות עיצוב בקר מרכזי של מערכת מוקף בצבעים, שיכול להיות במאחסן סיליקון, אותו סוג שנמצא ב- Vega 10 ו- GPUs של פיג'י. מתווך הוא מטריצת סיליקון המאפשרת חיווט מיקרוסקופי בצפיפות גבוהה בין מטריצות ה- MCM. בניגוד למעבדי EPYC מהדור הנוכחי, ממשק זיכרון זה הוא מונוליטי באמת, בדומה ליישום אינטל.
בקר המערכת כולל גם שורש מורכב של PCI-Express gen 4.0 x96, שיכול להתמודד עם עד שישה כרטיסי מסך רוחב פס x16, או עד שתים עשרה על x8. המטריצה משלבת גם את Southbridge, המכונה Hub Controller Hub, המיישם ממשקי קלט / פלט נפוצים כמו SATA, USB ושני קלט / פלט רוחב פס נמוך מדור קודם, בנוסף לכמה קווי PCIe אחרים.
אמד יכול היה להקדים עדיפות על nvidia עם זיכרון hbm 2
AMD יתכן כי עסקה עם hynix בכדי לקבל עדיפות על Nvidia בגישה לזיכרון העתידי של HBM 2
אמד מארח את אירוע ההשקה של אפיק רומא ב- 7 באוגוסט
AMD EPYC ROME נועדו לספק 2x ליבות / חוטים לכל שקע, המציעים לכל היותר 64 ליבות.
אפיק רומא, תמונות ופרטים נוספים אודות מעבד ה- CPU המתקדם ביותר של amd
דור ה- EPYC רומא מהדור השני של AMD שוחרר באוגוסט, ומאז קיבלנו פרטים נוספים על השבב.